1. 首页
  2. 移动开发
  3. 其他
  4. EDA/PLD中的Verilog HDL数据流描述方式

EDA/PLD中的Verilog HDL数据流描述方式

上传者: 2020-12-12 17:20:46上传 PDF文件 42.34KB 热度 12次
用数据流描述方式对一个设计建模的最基本的机制就是使用连续赋值语句。在连续赋值语句中,某个值被指派给线网变量。 连续赋值语句的语法为:assign [delay] LHS_net = RHS_ expression;右边表达式使用的操作数无论何时发生变化, 右边表达式都重新计算, 并且在指定的时延后变化值被赋予左边表达式的线网变量。时延定义了右边表达式操作数变化与赋值给左边表达式之间的持续时间。如果没有定义时延值, 缺省时延为0。下面的例子显示了使用数据流描述方式对2-4解码器电路的建模的实例模型。`timescale 1ns/ 1nsmodule Decoder2x4 (A, B, EN, Z
下载地址
用户评论