电源技术中的一种低电压低静态电流LDO的电路设计(一)
摘要:设计一种低电压低静态电流的线性差稳压器。传统结构的LDO具有独立的带隙基准电压源和误差放大器,在提出一种创新结构的LDO,把带隙基准电压源和误差放大器合二为一,因而实现了低静态电流消耗的目的。设计采用CSMC0.5 μm 双阱CMOS工艺进行仿真模拟,这种结构LDO在轻负载情况下静态电流仅为1.7 μA,输出暂态电压最大变化为9 mV. 随着过去几十年里掌上智能终端快速发展,低压差的线性稳压器(Low Drop-out Regulator,LDO)因其具有低功耗、高的电源抑制比、体积小、电路设计简单等优点得到大量应用。LDO大部分时间工作在低负载应用,因此,其在低负载情况下的静态电
下载地址
用户评论