DigitalClock:数字电路课程设计 多功能数字钟。开发环境:该程序源代码在Windows XP操作系统上的Quartus II 6.0软件中编写调试。程
基于LCD1602液晶模块的多功能数字时钟 前言 该程序源代码是在Windows XP操作系统上的Quartus II 6.0软件中编写调试。程序运行依托的数字电路板为Cyclone 2系列,EP2C35F672C6序列的开发板。 在这个环境下,实现了数字电路课程设计,一个基于FPGA开放板的多功能数字时钟。 1.设计要求 此多功能数字时钟使用LCD1602 ,数码管, LED等模块,用SW [i]和KEY [i]按键和开关控制,实现了数字时钟,闹钟和计时器功能。 具体功能有: 具有'时','分','秒'的十进制数字显示(小时从00〜23)数字钟。秒的计数频率为1Hz,由系统脉冲50MHZ分频得到,其余位数值由模60和模24的计数器实现进位触发增加。利用SW0来清零时,分,秒数字时钟,利用SW1实现时钟暂停功能。 整点报时。从每个小时的59分50秒起,每隔2秒钟发出一次信号,连续5次,最后
下载地址
用户评论