1. 首页
  2. 移动开发
  3. 其他
  4. 基于级联半导体光放大器实现全光逻辑与门的改进方案

基于级联半导体光放大器实现全光逻辑与门的改进方案

上传者: 2021-03-29 08:31:27上传 PDF文件 806.54KB 热度 24次
基于级联半导体光放大器(SOA)实现全光逻辑与门的方案中,第一级输出信号质量直接影响逻辑与运算结果。采用载流子恢复较慢的体材料半导体光放大器用于第一级转换,在10 Gbit/s以上得不到理想的转换结果,限制了该方案实现逻辑与门的速率。利用光纤延时干涉仪(DI)和第一级半导体光放大器级联可以改善第一级输出信号质量,从而有效提高第二级全光逻辑与门的实现速率。阐述了改进方案中延时干涉仪的作用,并进行了数值模拟。根据实验结果,采用载流子恢复较慢的半导体光放大器级联延时干涉仪能够实现高速归零(RZ)信号和非归零(NRZ)信号的反码,从而得到较高速率的全光逻辑与门。实验实现了20 Gbit/s的伪随机归零和非归零信号的全光逻辑与门,对40 Gbit/s的结果进行了分析和讨论。
下载地址
用户评论