1. 首页
  2. 跨平台
  3. PhoneGap
  4. EDA/PLD中的基于FPGA的可编程定时器/计数器8253的设计与实现

EDA/PLD中的基于FPGA的可编程定时器/计数器8253的设计与实现

上传者: 2020-12-13 02:14:02上传 PDF文件 88.41KB 热度 12次
摘 要:本文介绍了可编程定时器/计数器8253的基本功能,以及一种用VHDL语言设计可编程定时器/计数器8253的方法,详述了其原理和设计思想,并利用Altera公司的FPGA器件ACEX 1K予以实现。关键词:FPGA;IP;VHDL 引言在工程上及控制系统中,常常要求有一些实时时钟,以实现定时或延时控制,如定时中断,定时检测,定时扫描等,还要求有计数器能对外部事件计数。要实现定时或延时控制,有三种主要方法:软件定时、不可编程的硬件定时、可编程的硬件定时器。其中可编程定时器电路的定时值及其范围可以很容易地由软件来确定和改变,功能较强,使用灵活。Intel的定时器/计数器为可编程定时器P
下载地址
用户评论