EDA/PLD中的CPLD为控制核心16位高精度数字电压表设计
摘要:介绍了基于EDA技术的智能数字电压表的实现。本系统以CPLD为控制核心,在MAX+PLUS II环境下采用VHDL语言实现了数据采集、转换及显示。该系统具有集成度高、灵活性强、易于开发、维护、扩展等特点。 关键词:CPLD;VHDL;DVM 中图分类号:TP332;TM93 文献标识码:A 文章编号:1003-353X(2003)05-0054-03 1 引言 CPLD ( Complex Programmable Logic Device ) 是新型的可编程逻辑器件,与传统ASIC相比,具有设计开发周期短、设计制造成本低、开发工具先进等优点,特别适合于产品的样品开发
下载地址
用户评论