1. 首页
  2. 信息化
  3. 企业管理
  4. EDA/PLD中的基于高速串行BCD码除法的数字频率计的设计

EDA/PLD中的基于高速串行BCD码除法的数字频率计的设计

上传者: 2020-12-11 20:16:14上传 PDF文件 88.56KB 热度 6次
摘要:介绍了在PPGA芯片上实现数字频率计的原理。对各种硬件除法进行了比较,提出了高速串行BCD码除法的硬件算法,并将其应用在频率计设计中。 关键词:频率测量 周期测量 FPGA VHDL 状态机数字频率计是计算机、通讯设备、音频视频等科研生产领域不可缺少的测量仪器。采用VDHL编程设计实现的数字频率计,除被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,整个系统非常精简,而且具有灵活的现场可更改性。在不更改硬件电路的基础上,对系统进行各种改进还可以进一步提高系统的性能。该数字频率计具有高速、精确、可靠、抗干扰性强和现场可编程等优点。在设计中,所有频段均
下载地址
用户评论