1. 首页
  2. 操作系统
  3. 桌面系统
  4. 基于RISC结构的多功能嵌入式处理器结构设计

基于RISC结构的多功能嵌入式处理器结构设计

上传者: 2020-11-29 01:31:59上传 PDF文件 113.04KB 热度 13次
基于DSP核和RISC核的并行CPU设计能有效解决这个问题,本文以Hyperstone公司的E1-32为例,阐述如何结合RISC单元和DSP单元实现CPU结构的优化。 嵌入式处理器设计领域,RISC已经成为处理器结构设计的必然选择。但是,如今嵌入式应用无处不在,各种产品之间的通讯需要执行快速傅立叶变换、音视频多媒体处理以及快速通信等基于DSP的算法,如果以单纯的RISC处理器以纯软件的方法来完成,由于高速运行,单RISC处理器在数据吞吐量和代码长度方面的局限性就会凸现出来。正是由于这种市场推动,DSP核+RISC核实现并行的CPU设计方案就逐渐得到广泛应用。 这种双内核并行的架构设
下载地址
用户评论