1. 首页
  2. 游戏开发
  3. EDA/PLD中的基于FPGA和AD1836的I2S接口设计

EDA/PLD中的基于FPGA和AD1836的I2S接口设计

上传者: 2020-11-21 06:25:48上传 PDF文件 127.79KB 热度 7次
I2S总线协议简介 I2S(Inter IC Sound Bus)是飞利浦公司为数字音频设备之间的音频数据传输而制定的一种总线标准,它既规定了硬件接口规范,也规定了数字音频数据的格式。I2S有三个主要的信号: (1)串行时钟BCLK,也叫位时钟,即对应于数字音频的每一位数据,BCLK都有一个脉冲。BCLK的频率=2×采样率×采样位数。 (2)帧时钟LRCLK,用于切换左右声道的数据。LRCLK为“1”表示正在传输的是右声道的数据,为“0”则表示正在传输的是左声道的数据。LRCLK的频率等于采样频率。 (3)串行数据SDATA,就是用二进制补码表示的音频数据。 有时
下载地址
用户评论