SFI 4接口的时钟方案 上传者:u26155 2020-11-17 22:44:32上传 PDF文件 42.24KB 热度 9次 对于SFI-4接口设计来说,输入时钟频率较高,为622.08 MHz。由于该时钟不是内部FPGA能处理的系统频率,所以时钟设计显得更加重要。Xilinx Virtex-5器件内部提供了高速的I/O时钟和区域时钟网络,IO时钟能处理的接口频率高达710 MHz。而普通的全局时钟网络处理频率不超过600 MHz,因此必须利用lO时钟BUFIO和区域时钟BUFR来设计SFI-4接口的时钟方案。接收端的时钟如图所示,发送端的时钟如图2所示,分别对应于RXCLOCKING模块和TX CLOCKING模块。 图 接收端的时钟 来源:ks99 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论 u26155 资源:436 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com