1. 首页
  2. 课程学习
  3. .Net
  4. EDA/PLD中的CoolRunner II器件的使用频率合成

EDA/PLD中的CoolRunner II器件的使用频率合成

上传者: 2020-11-17 22:07:34上传 PDF文件 26.1KB 热度 12次
CoolRunner-II的频率合成(CoolCLOCK)技术利用分频器模块和双沿触发器实现多种频率的组合输出,并且能够降低器件的功耗。由于时钟分频器模块的时钟输入只能在GCK2输入,因此CoolCLOCK功能也只有一个时钟输入端,并且仅在XC2Cl28以上的器件中有效。该功能可以通过属性控制来实现。 (1)约束文件(UCF) NET COOL_CLK; (2)VHDL语言 attribute COOL_CLK: string; attribute COOL_CLK of : signal is "TRUE"; (
下载地址
用户评论