1. 首页
  2. 音视频
  3. 直播技术
  4. EDA/PLD中的EDA中的密码锁输入电路各主要功能模块的设计

EDA/PLD中的EDA中的密码锁输入电路各主要功能模块的设计

上传者: 2020-11-17 21:12:53上传 PDF文件 287.45KB 热度 14次
1)时序产生电路 本时序产生电路中使用了三种不同频率的工作脉冲波形:系统时钟脉冲(它是系统内部所有时钟脉冲的源头,且其频率最高)、弹跳消除取样信号、键盘扫描信号。 当一个系统中需使用多种操作频率的脉冲波形时,最方便的方法之一就是利用一个自由计数器来产生各种需要的频率。也就是先建立一个N位计数器,N的大小根据电路的需求决定,N的值越大,电路可以分频的次数就越多,这样就可以获得更大的频率变化,以便提供多种不同频率的时钟信号。若输入时钟为CLK,N位计数器的输出为Q[N-10],则Q(O)为CLK的2分频脉冲信号,Q(1)为CLK的4分频脉冲信号,Q(2)为CLK的8分频脉冲信号......Q(
下载地址
用户评论