基于FPGA的CCD相机时序发生器 上传者:lupure 2020-10-28 03:22:55上传 PDF文件 163.82KB 热度 33次 这种设计方案简单、可靠、实用。在综合比较各种硬件实现电路的优 缺点后,选用现场可编程逻辑门阵列(FPGA) 作为硬件设计平台,使用VHDL 语言对驱动电路方案进行了硬件描述,采用EDA 软件对所设计的时序发生器成功地进行了功能仿真。最后针对XILINX公司的可编程逻辑器件XC2VP20-FF1152进行了适配和硬件电路调试,进而 实现了对整个科学级CCD 相机的控制。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论