一种低压高线性CMOS模拟乘法器设计 上传者:hege33395 2020-10-27 12:49:49上传 PDF文件 217.91KB 热度 27次 提出了一种新颖的CMOS四象限模拟乘法器电路,该乘法器基于交叉耦合平方电路结构,并采用减法电路来实现。它采用0.18μm CMOS工艺,使用HSPICE软件仿真。仿真结果显示,该乘法器电路在1.8 V的电源电压下工作时,静态功耗可低至80μW,其线性输入范围达到0.3 V,-3 dB带宽可达到1 GHz,而且与先前低电压乘法器电路相比,在同样的功耗和电源电压下,具有更好的线性度。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论