在高速PCB设计中,信号的反射将给PCB的设计质量带来很大的负面影响,而要减轻反射信号的负面影响,有三种方式: 1)降低系统频率从而加大信号的上升与下降时间,使信号在加到传输线上前,前一个信号的反射达到稳定; 2)缩短PCB走线长度使反射在最短时间内达到稳定; 3)采用阻抗匹配方案消除反射; 在高速系统设计中,第1种是不可能的,而第2种也是不实际的,通常要缩短PCB布线长度,可能需要增加布线层数、增加过孔数,从而得不偿失,那么第3种是最好的方法,常用的阻匹配方式有以下几种: 1.源端串联匹配 源端串联匹配就是在输出BUFFER上串接一个电阻,使BUFFE