1. 首页
  2. 移动开发
  3. 其他
  4. FPGA实现32阶FIR数字滤波器的硬件电路方案

FPGA实现32阶FIR数字滤波器的硬件电路方案

上传者: 2020-08-19 07:55:57上传 PDF文件 807.54KB 热度 16次
本文没有考虑线性相位的滤波器对称性,在考虑线性相位的基础之上结合一些其他算法可以降低器件数量和进一步提高处理速度。由于FPGA器件的可编程特性,在本设计中可以修改滤波器参数,得到高速处理的高通或者带通数字滤波器,具有一定实用价值。
下载地址
用户评论