多路数据采集系统中FIFo的设计 上传者:lwbeyond 2020-08-15 09:29:43上传 PDF文件 157.82KB 热度 40次 首先介绍了多路数据采集系统的总体设计、FIFO芯片IDT7202。然后分别分析了FIFO与CPLD、AD接口的设计方法。由16位模数转换芯片AD976完成模拟量至位数字量的转换,由ATERA公司的可编程逻辑器件EPM7256A完成对数据的缓存和传输的各种时序控制以及开关量采样时序、路数判别。采用FIFO器件作为高速A/D与DSP处理器间的数据缓冲,有效地提高了处理器的工作效率。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 发表评论