1. 首页
  2. 课程学习
  3. 嵌入式
  4. FPGA+Verilog+Vivado实现俄罗斯方块游戏(VGA输出)

FPGA+Verilog+Vivado实现俄罗斯方块游戏(VGA输出)

上传者: 2020-08-10 10:30:56上传 RAR文件 91.02MB 热度 198次
本资源是一个利用FPGA硬件实现俄罗斯方块游戏的工程代码,使用Verilog语言编写,使用的开发环境是赛灵思的Vivado2018.3,也可将代码移植到其他环境以适应不同的硬件。游戏通过开发板上的按键来控制方块的移动和旋转,通过VGA总线将画面输出到显示屏。本资源仅供交流学习使用。
下载地址
用户评论
码姐姐匿名网友 2020-08-10 10:30:56

up主在吗?我用2015.4版的vivado打开出现了这个错误:“ERROR:[Common17-70]ApplicationException:SrcMgr::createSS:typenotset”是咋回事?能给解答一下吗?