1. 首页
  2. 移动开发
  3. 其他
  4. 基于FPGA的DDR3多端口读写存储管理设计

基于FPGA的DDR3多端口读写存储管理设计

上传者: 2020-08-09 17:40:45上传 PDF文件 73.33KB 热度 14次
为了解决视频图形显示系统中多个端口访问DDR3时出现的数据存储冲突问题,设计了一种基于FPGA的DDR3存储管理系统。DDR3存储器控制模块使用MIG生成DDR3控制器,只需通过用户接口信号就能完成DDR3读写操作。DDR3用户接口仲裁控制模块将中断请求分成多个子请求,实现视频中断和图形中断的并行处理。帧地址控制模块确保当前输出帧输出的是最新写满的帧。验证结果表明,设计的DDR3存储管理系统降低了多端口读写DDR3的复杂度,提高了并行处理的速度。
下载地址
用户评论