1. 首页
  2. 编程语言
  3. 硬件开发
  4. 基于FPGA的高性能离散小波变换设计

基于FPGA的高性能离散小波变换设计

上传者: 2019-09-26 17:21:55上传 PDF文件 1.13MB 热度 45次
在数字信号处理领域,小波变换无论在理论研究还是工程应用方面都具有广泛的价值,因此高性能离散小波变换的FPGA实现架构的研究就显得尤为重要。本文针对db8(Daubechies8)小波设计了一个16阶16位的正、反变换系统,用DE2开发板进行了系统验证,在FPGA的逻辑单元资源消耗12%的情况下,正、反变换的最高时钟频率分别达到了217.72MHz、217.58MHz
下载地址
用户评论