CRC-16算法与FPGA实现 上传者:Pain的鸭子 2019-04-30 23:39:44上传 PDF文件 378.3KB 热度 29次 以16位CRC-16校验码为例,在对CRC校验码原理和一般的串行CRC生成算法进行分析的基础上,改进了串行CRC算法,并进一步推导出并行CRC算法。利用QuartusII集成环境和VerilogHDL语言工具将算法转变为校验码生成电路,并进行验证比较,最后在FPGA上进行了硬件电路的仿真和实现。结果表明,并行CRC算法在速度方面明显优于串行CRC算法,但会牺牲较大的硬件空间。 下载地址 用户评论 更多下载 下载地址 立即下载 用户评论 码姐姐匿名网友 2019-04-30 23:39:44 垃圾 一篇非常简单的文献 没有解决问题 码姐姐匿名网友 2019-04-30 23:39:44 介绍的不是很详细但是还好了 码姐姐匿名网友 2019-04-30 23:39:44 CRC算法介绍的不是很清楚…… 码姐姐匿名网友 2019-04-30 23:39:44 有助于学习CRC校验,但是不够详细。 码姐姐匿名网友 2019-04-30 23:39:44 可以帮助理解,没有源码,modelsim的rtl可以直接通过编译器编译 发表评论 Pain的鸭子 资源:3 粉丝:0 +关注 上传资源 免责说明 本站只是提供一个交换下载平台,下载的内容为本站的会员网络搜集上传分享交流使用,有完整的也有可能只有一分部,相关内容的使用请自行研究,主要是提供下载学习交流使用,一般不免费提供其它各种相关服务! 本站内容泄及的知识面非常广,请自行学习掌握,尽量自已动脑动手解决问题,实践是提高本领的途径,下载内容不代表本站的观点或立场!如本站不慎侵犯你的权益请联系我们,我们将马上处理撤下所有相关内容!联系邮箱:server@dude6.com
垃圾 一篇非常简单的文献 没有解决问题
介绍的不是很详细但是还好了
CRC算法介绍的不是很清楚……
有助于学习CRC校验,但是不够详细。
可以帮助理解,没有源码,modelsim的rtl可以直接通过编译器编译