1. 首页
  2. 编程语言
  3. 硬件开发
  4. CRC-16算法与FPGA实现

CRC-16算法与FPGA实现

上传者: 2019-04-30 23:39:44上传 PDF文件 378.3KB 热度 29次
以16位CRC-16校验码为例,在对CRC校验码原理和一般的串行CRC生成算法进行分析的基础上,改进了串行CRC算法,并进一步推导出并行CRC算法。利用QuartusII集成环境和VerilogHDL语言工具将算法转变为校验码生成电路,并进行验证比较,最后在FPGA上进行了硬件电路的仿真和实现。结果表明,并行CRC算法在速度方面明显优于串行CRC算法,但会牺牲较大的硬件空间。
下载地址
用户评论
码姐姐匿名网友 2019-04-30 23:39:44

垃圾 一篇非常简单的文献 没有解决问题

码姐姐匿名网友 2019-04-30 23:39:44

介绍的不是很详细但是还好了

码姐姐匿名网友 2019-04-30 23:39:44

CRC算法介绍的不是很清楚……

码姐姐匿名网友 2019-04-30 23:39:44

有助于学习CRC校验,但是不够详细。

码姐姐匿名网友 2019-04-30 23:39:44

可以帮助理解,没有源码,modelsim的rtl可以直接通过编译器编译